↑ Return to Team Members

Mathieu Faverge

Contact

Mathieu Faverge
Centre de Recherche Inria Bordeaux – Sud-Ouest
200, avenue de la Vieille Tour
33405 Talence cedex

Tél.: +33 5 24 57 40 73
Mail: Mathieu_Faverge_at_inria_fr

Research Interests

  • High Performance Computing
  • Sparse and dense linear algebra
  • Hierarchical methods
  • Manycore architectures

Projects

Dense Linear Algebra

Sparse Linear Algebra

Others

Publications

Publications HAL de Mathieu,Faverge

2017

Journal articles

titre
Reordering Strategy for Blocking Optimization in Sparse Linear Solvers
auteur
Grégoire Pichon, Mathieu Faverge, Pierre Ramet, Jean Roman
article
SIAM Journal on Matrix Analysis and Applications, Society for Industrial and Applied Mathematics, 2017, SIAM Journal on Matrix Analysis and Applications, 38 (1), pp.226 – 248. <http://epubs.siam.org/toc/sjmael/38/1>. <10.1137/16M1062454>
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01485507/file/M106245.pdf BibTex

Conference papers

titre
Sparse Supernodal Solver Using Block Low-Rank Compression
auteur
Grégoire Pichon, Eric Darve, Mathieu Faverge, Pierre Ramet, Jean Roman
article
18th IEEE International Workshop on Parallel and Distributed Scientific and Engineering Computing (PDSEC 2017), Jun 2017, Orlando, United States
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01502215/file/blr-final.pdf BibTex
titre
Bidiagonalization and R-Bidiagonalization: Parallel Tiled Algorithms, Critical Paths and Distributed-Memory Implementation
auteur
Mathieu Faverge, Julien Langou, Yves Robert, Jack Dongarra
article
IPDPS’17 – 31st IEEE International Parallel and Distributed Processing Symposium , May 2017, Orlando, United States. 2017, <http://ipdps.org/>
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01484113/file/ipdps-final.pdf BibTex
titre
Impact of Blocking Strategies for Sparse Direct Solvers on Top of Generic Runtimes
auteur
Grégoire Pichon, Mathieu Faverge, Pierre Ramet, Jean Roman
article
SIAM Conference on Computation Science and Engineering (CSE’17), Feb 2017, Atlanta, United States. <http://www.siam.org/meetings/cse17/>
Accès au bibtex
BibTex
titre
Sparse Supernodal Solver Using Hierarchical Compression over Runtime System
auteur
Grégoire Pichon, Eric Darve, Mathieu Faverge, Pierre Ramet, Jean Roman
article
SIAM Conference on Computation Science and Engineering (CSE’17), Feb 2017, Atlanta, United States. <http://www.siam.org/meetings/cse17/>
Accès au bibtex
BibTex
titre
Exploiting Modern Manycore Architecture in Sparse Direct Solver with Runtime Systems
auteur
Grégoire Pichon, Mathieu Faverge, Pierre Ramet
article
SIAM Conference on Computation Science and Engineering (CSE’17), Feb 2017, Atlanta, United States. <http://www.siam.org/meetings/cse17/>
Accès au bibtex
BibTex

Reports

titre
Sparse Supernodal Solver Using Block Low-Rank Compression
auteur
Grégoire Pichon, Eric Darve, Mathieu Faverge, Pierre Ramet, Jean Roman
article
[Research Report] RR-9022, Inria Bordeaux Sud-Ouest. 2017, pp.24
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01450732/file/RR-9022%20%281%29.pdf BibTex

2016

Conference papers

titre
Sparse Supernodal Solver Using Hierarchical Compression
auteur
Grégoire Pichon, Eric Darve, Mathieu Faverge, Pierre Ramet, Jean Roman
article
Workshop on Fast Direct Solvers, Nov 2016, Purdue, United States. <http://www.math.purdue.edu/~xiaj/FastSolvers2016/index.html>
Accès au bibtex
BibTex
titre
On the use of low rank approximations for sparse direct solvers
auteur
Grégoire Pichon, Eric Darve, Mathieu Faverge, Pierre Ramet, Jean Roman
article
SIAM Annual Meeting (AN’16), Jul 2016, Boston, United States. <http://www.siam.org/meetings/an16/>
Accès au bibtex
BibTex
titre
Exploiting Kepler architecture in sparse direct solver with runtime systems
auteur
Mathieu Faverge, Grégoire Pichon, Pierre Ramet
article
9th International Workshop on Parallel Matrix Algorithms and Applications (PMAA’2016), Jul 2016, Bordeaux, France. <https://pmaa16.sciencesconf.org/>
Accès au bibtex
BibTex
titre
Impact of Blocking Strategies for Sparse Direct Solvers on Top of Generic Runtimes
auteur
Grégoire Pichon, Mathieu Faverge, Pierre Ramet, Jean Roman
article
SIAM Conference on Parallel Processing for Scientific Computing (SIAM PP 2016), Apr 2016, Paris, France. 2016, <http://www.siam.org/meetings/pp16/>
Accès au bibtex
BibTex
titre
Exploiting H-Matrices in Sparse Direct Solvers
auteur
Grégoire Pichon, Eric Darve, Mathieu Faverge, Pierre Ramet, Jean Roman
article
SIAM Conference on Parallel Processing for Scientific Computing (SIAM PP 2016), Apr 2016, Paris, France. 2016, <http://www.siam.org/meetings/pp16/>
Accès au bibtex
BibTex

Reports

titre
Asynchronous Task-Based Polar Decomposition on Manycore Architectures
auteur
Dalal Sukkari, Hatem Ltaief, Mathieu Faverge, David Keyes
article
[Research Report] KAUST. 2016
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01387575/file/qdwh-tb.pdf BibTex
titre
Bidiagonalization with Parallel Tiled Algorithms
auteur
Mathieu Faverge, Julien Langou, Yves Robert, Jack Dongarra
article
[Research Report] RR-8969, INRIA. 2016
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01389232/file/bidiag_RRv2.pdf BibTex
titre
Achieving High Performance on Supercomputers with a Sequential Task-based Programming Model
auteur
Emmanuel Agullo, Olivier Aumage, Mathieu Faverge, Nathalie Furmento, Florent Pruvost, Marc Sergent, Samuel Thibault
article
[Research Report] RR-8927, Inria Bordeaux Sud-Ouest; Bordeaux INP; CNRS; Université de Bordeaux; CEA. 2016, pp.27
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01332774/file/RR-8927.pdf BibTex
titre
Reordering strategy for blocking optimization in sparse linear solvers
auteur
Grégoire Pichon, Mathieu Faverge, Pierre Ramet, Jean Roman
article
[Research Report] RR-8860, Inria Bordeaux Sud-Ouest; LaBRI – Laboratoire Bordelais de Recherche en Informatique; Bordeaux INP; Université de Bordeaux. 2016, pp.26
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01276746/file/RR-8860-v1.pdf BibTex

2015

Journal articles

titre
Mixing LU and QR factorization algorithms to design high-performance dense linear algebra solvers
auteur
Mathieu Faverge, Julien Herrmann, Julien Langou, Bradley Lowery, Yves Robert, Jack Dongarra
article
Journal of Parallel and Distributed Computing, Elsevier, 2015, IPDPS 2014 Selected Papers on Numerical and Combinatorial Algorithms, 85, pp.15. <10.1016/j.jpdc.2015.06.007>
Accès au bibtex
BibTex

Conference papers

titre
On the design of parallel linear solvers for large scale problems
auteur
Xavier Lacoste, Mathieu Faverge, Pierre Ramet
article
Mini-Symposium on Recent advances in matrix computations for extreme-scale computers at ICIAM’15 conference, Aug 2015, Beijing, China
Accès au bibtex
BibTex
titre
Blocking strategy optimizations for sparse direct linear solver on heterogeneous architectures
auteur
Mathieu Faverge, Grégoire Pichon, Pierre Ramet, Jean Roman
article
Sparse Days, Jun 2015, Saint Girons, France
Accès au bibtex
BibTex
titre
On the use of H-Matrix Arithmetic in PaStiX: a Preliminary Study
auteur
Mathieu Faverge, Grégoire Pichon, Pierre Ramet, Jean Roman
article
Workshop on Fast Direct Solvers, Jun 2015, Toulouse, France
Accès au bibtex
BibTex
titre
Hierarchical DAG Scheduling for Hybrid Distributed Systems
auteur
Wei Wu, Aurelien Bouteiller, George Bosilca, Mathieu Faverge, Jack Dongarra
article
IEEE International Parallel & Distributed Processing Symposium (IPDPS 2015), May 2015, Hyderabad, India
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01078359/file/recursive.pdf BibTex
titre
3D Cartesian Transport Sweep for Massively Parallel Architectures with PARSEC
auteur
Salli Moustafa, Mathieu Faverge, Laurent Plagne, Pierre Ramet
article
IEEE International Parallel & Distributed Processing Symposium (IPDPS 2015), May 2015, Hyderabad, India. pp.581-590, <10.1109/IPDPS.2015.75>
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01078362/file/ipdps15_submitted.pdf BibTex
titre
Divide and Conquer Symmetric Tridiagonal Eigensolver for Multicore Architectures
auteur
Grégoire Pichon, Azzam Haidar, Mathieu Faverge, Jakub Kurzak
article
IEEE International Parallel & Distributed Processing Symposium (IPDPS 2015), May 2015, Hyderabad, India
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01078356/file/dnc_final.pdf BibTex
titre
A task-based sparse direct solver suited for large scale hierarchical/heterogeneous architectures
auteur
Xavier Lacoste, Mathieu Faverge, Pierre Ramet
article
SIAM Conference on Computational Science and Engineering (SIAM CSE 2015), Mar 2015, Salt Lake City, United States
Accès au bibtex
BibTex

Reports

titre
Simul’Elec and PASTIX interface specifications
auteur
Maher Alaya, Mathieu Faverge, Xavier Lacoste, Alexandre Péré-Laperne, Jacques Péré-Laperne, Pierre Ramet, Theophile Terraz
article
[Rapport Technique] RT-0458, INRIA Bordeaux; AlgoTech; INRIA. 2015
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01142204/file/RT-458.pdf BibTex

2014

Journal articles

titre
A Survey of Recent Developments in Parallel Implementations of Gaussian Elimination
auteur
Simplice Donfack, Jack Dongarra, Mathieu Faverge, Mark Gates, Jakub Kurzak, Piotr Luszczek, Ichitaro Yamazaki
article
Concurrency and Computation: Practice and Experience, Wiley, 2014, 27 (5), pp.1292-1309. <10.1002/cpe.3306>
Accès au bibtex
BibTex

Conference papers

titre
Parallel 3D Sweep Kernel with PARSEC
auteur
Salli Moustafa, Mathieu Faverge, Laurent Plagne, Pierre Ramet
article
HPCC Workshop on HPC-CFD in Energy/Transport Domains, Aug 2014, Paris, France
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01078364/file/main.pdf BibTex
titre
Toward parallel scalable linear solvers suited for large scale hierarchical parallel platforms
auteur
Emmanuel Agullo, Mathieu Faverge, Luc Giraud, Abdou Guermouche, Pierre Ramet, Jean Roman
article
World Congress on Computational Mechanics, Jul 2014, Barcelona, Spain. 2014
Accès au bibtex
BibTex
titre
Harnessing clusters of hybrid nodes with a sequential task-based programming model
auteur
Emmanuel Agullo, Olivier Aumage, Mathieu Faverge, Nathalie Furmento, Florent Pruvost, Marc Sergent, Samuel Thibault
article
International Workshop on Parallel Matrix Algorithms and Applications (PMAA 2014), Jul 2014, Lugano, Switzerland. 2014
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-01283949/file/pmaa14.pdf BibTex
titre
Taking advantage of hybrid systems for sparse direct solvers via task-based runtimes
auteur
Xavier Lacoste, Mathieu Faverge, Pierre Ramet, Samuel Thibault, George Bosilca
article
HCW’2014 workshop of IPDPS, May 2014, Phoenix, United States. IEEE, pp.29-38, 2014, <10.1109/IPDPSW.2014.9>
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00987094/file/sparsegpus.pdf BibTex
titre
Designing LU-QR hybrid solvers for performance and stability
auteur
Mathieu Faverge, Julien Herrmann, Julien Langou, Bradley Lowery, Yves Robert, Jack Dongarra
article
IEEE International Parallel & Distributed Processing Symposium (IPDPS 2014), May 2014, Phoenix, United States. 2013
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00930238/file/luqr-arxiv.pdf BibTex
titre
Overview of Distributed Linear Algebra on Hybrid Nodes over the StarPU Runtime
auteur
Emmanuel Agullo, Olivier Aumage, Mathieu Faverge, Nathalie Furmento, Florent Pruvost, Marc Sergent, Samuel Thibault
article
SIAM Conference on Parallel Processing for Scientific Computing (SIAM PP 2014), Feb 2014, Portland, Oregon, United States. 2014
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00978602/file/siampp14.pdf BibTex

Book sections

titre
Multithreading in the PLASMA Library
auteur
Jakub Kurzak, Piotr Luszczek, Asym Yarkhan, Mathieu Faverge, Julien Langou, Henricus Bouwmeester, Jack J. Dongarra
article
Mohamed Ahmed, Reda A. Ammar, Sanguthevar Rajasekaran. “Handbook of Multi and Many-Core Processing: Architecture, Algorithms, Programming, and Applications, Chapman and Hall/CRC, 2014
Accès au bibtex
BibTex

Reports

titre
Taking advantage of hybrid systems for sparse direct solvers via task-based runtimes
auteur
Xavier Lacoste, Mathieu Faverge, Pierre Ramet, Samuel Thibault, George Bosilca
article
[Research Report] RR-8446, INRIA. 2014, pp.25
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00925017/file/RR-8446.pdf BibTex

2013

Journal articles

titre
PaRSEC: A programming paradigm exploiting heterogeneity for enhancing scalability
auteur
George Bosilca, Aurélien Bouteiller, Anthony Danalis, Mathieu Faverge, Thomas Hérault, Jack Dongarra
article
Computing in Science and Engineering, Institute of Electrical and Electronics Engineers, 2013, 15 (6), pp.36-45. <10.1109/MCSE.2013.98>
Accès au bibtex
BibTex
titre
Achieving Numerical Accuracy and High Performance using Recursive Tile LU Factorization
auteur
Jack J. Dongarra, Mathieu Faverge, Hatem Ltaief, Piotr Luszczek
article
Concurrency and Computation: Practice and Experience, Wiley, 2013, 26 (6), pp.1408-1431. <http://onlinelibrary.wiley.com/doi/10.1002/cpe.3110/pdf>. <10.1002/cpe.3110>
Accès au bibtex
BibTex
titre
Hierarchical QR factorization algorithms for multi-core clusters
auteur
Jack Dongarra, Mathieu Faverge, Thomas Hérault, Mathias Jacquelin, Julien Langou, Yves Robert
article
Parallel Computing, Elsevier, 2013, 39 (4-5), pp.212-232. <10.1016/j.parco.2013.01.003>
Accès au bibtex
BibTex

Conference papers

titre
Implementing a systolic algorithm for QR factorization on multicore clusters with PaRSEC
auteur
Guillaume Aupy, Mathieu Faverge, Yves Robert, Jakub Kurzak, Piotr Luszczek, Jack Dongarra
article
PROPER 2013 – 6th Workshop on Productivity and Performance, Aug 2013, Aachen, Germany. 2013
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00844492/file/submitted.pdf BibTex
titre
Linear Algebra Libraries with DAG Runtimes on GPUs
auteur
George Bosilca, Aurélien Bouteiller, Mathieu Faverge, Thomas Hérault
article
SIAM Conference on Computational Science and Engineering (SIAM CSE 2013), Feb 2013, Boston, United States. 2013
Accès au bibtex
BibTex

Reports

titre
Implementing a Systolic Algorithm for QR Factorization on Multicore Clusters with PaRSEC
auteur
Guillaume Aupy, Mathieu Faverge, Yves Robert, Jakub Kurzak, Piotr Luszczek, Jack Dongarra
article
[Research Report] RR-8390, INRIA. 2013, pp.16
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00879248/file/RR-8390.pdf BibTex
titre
On Algorithmic Variants of Parallel Gaussian Elimination: Comparison of Implementations in Terms of Performance and Numerical Properties
auteur
Simplice Donfack, Jack Dongarra, Mathieu Faverge, Mark Gates, Jakub Kurzak, Piotr Luszczek, Ichitaro Yamazaki
article
[Research Report] 2013
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00867837/file/lawn280.pdf BibTex

2012

Journal articles

titre
LU Factorization with Partial Pivoting for a Multicore System with Accelerators
auteur
Jakub Kurzak, Piotr Luszczek, Mathieu Faverge, Jack J. Dongarra
article
IEEE Transactions on Parallel and Distributed Systems, Institute of Electrical and Electronics Engineers, 2012, 99 (PrePrints), pp.1. <10.1109/TPDS.2012.242>
Accès au bibtex
BibTex

Conference papers

titre
LU Factorization with Partial Pivoting for a Multi-CPU, Multi-GPU Shared Memory System
auteur
Jakub Kurzak, P. Luszczek, Mathieu Faverge, Jack J. Dongarra
article
VECPAR 2012 – 10th International Meeting on High-Performance Computing for Computational Science, Jul 2012, Kobe, Japan. 2012
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00809654/file/lawn266.pdf BibTex
titre
Toward a supernodal sparse direct solver over DAG runtimes
auteur
George Bosilca, Mathieu Faverge, Xavier Lacoste, Ichitaro Yamazaki, Pierre Ramet
article
Parallel Matrix Algorithms and Applications, Jun 2012, Londres, United Kingdom. 2012
Accès au bibtex
BibTex
titre
Hierarchical QR factorization algorithms for multi-core cluster systems
auteur
Jack Dongarra, Mathieu Faverge, Thomas Hérault, Julien Langou, Yves Robert
article
IPDPS’2012, the 26th IEEE International Parallel and Distributed Processing Symposium, May 2012, Shanghai, China. IEEE Computer Society Press, 2012, <10.1109/IPDPS.2012.62>
Accès au bibtex
BibTex
titre
Fine Grain Scheduling for Sparse Solver on Manycore Architectures
auteur
Mathieu Faverge, Pierre Ramet
article
SIAM Conference on Parallel Processing for Scientific Computing (SIAM PP 2012), Feb 2012, Savannah, United States. 2012
Accès au bibtex
BibTex

Reports

titre
Sparse direct solvers with accelerators over DAG runtimes
auteur
Xavier Lacoste, Pierre Ramet, Mathieu Faverge, Yamazaki Ichitaro, Jack Dongarra
article
[Research Report] RR-7972, INRIA. 2012, pp.11
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00700066/file/RR-7972.pdf BibTex

2011

Conference papers

titre
High Performance Matrix Inversion Based on LU Factorization for Multicore Architectures
auteur
Jack J. Dongarra, Mathieu Faverge, Hatem Ltaief, Piotr Luszczek
article
Proceedings of MTAGS11, Nov 2011, Seattle, United States. 2011
Accès au bibtex
BibTex
titre
An open source tool chain for performance analysis
auteur
Kevin Coulomb, Augustin Degomme, Mathieu Faverge, François Trahay
article
5th Parallel Tools Workshop, Sep 2011, Dresden, Germany
Accès au texte intégral et bibtex
https://hal.archives-ouvertes.fr/hal-00707236/file/main.pdf BibTex
titre
Exploiting Fine-Grain Parallelism in Recursive LU Factorization
auteur
Jack J. Dongarra, Mathieu Faverge, Hatem Ltaief, Piotr Luszczek
article
Proceedings of ParCo 2011, Aug 2011, Ghent, Belgium. 2011
Accès au bibtex
BibTex
titre
LU Factorization for Accelerator-based Systems
auteur
Emmanuel Agullo, Cédric Augonnet, Jack Dongarra, Mathieu Faverge, Julien Langou, Hatem Ltaief, Stanimire Tomov
article
9th ACS/IEEE International Conference on Computer Systems and Applications (AICCSA 11), Jun 2011, Sharm El-Sheikh, Egypt. 2011
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00654193/file/plagma_lu.pdf BibTex
titre
EZTrace: a generic framework for performance analysis
auteur
François Trahay, François Rue, Mathieu Faverge, Yutaka Ishikawa, Raymond Namyst, Jack Dongarra
article
IEEE/ACM International Symposium on Cluster, Cloud and Grid Computing (CCGrid), May 2011, Newport Beach, CA, United States. 2011
Accès au texte intégral et bibtex
https://hal.inria.fr/inria-00587216/file/short_paper_eztrace_ccgrid2011.pdf BibTex
titre
Distibuted Dense Numerical Linear Algebra Algorithms on massively parallel architectures: DPLASMA
auteur
George Bosilca, Aurélien Bouteiller, Anthony Danalis, Mathieu Faverge, Azzam Haidar, Thomas Hérault, Jakub Kurzak, Julien Langou, Pierre Lemarinier, Hatem Ltaief, Piotr Luszczek, Asym Yarkhan, Jack J. Dongarra
article
Proceedings of the 25th IEEE International Symposium on Parallel \& Distributed Processing Workshops and Phd Forum (IPDPSW’11), PDSEC 2011, May 2011, Anchorage, United States. pp.1432–1441, 2011
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00809680/file/DPLASMA_technical_report.pdf BibTex
titre
QR Factorization on a Multicore Node Enhanced with Multiple GPU Accelerators
auteur
Emmanuel Agullo, Cédric Augonnet, Jack Dongarra, Mathieu Faverge, Hatem Ltaief, Samuel Thibault, Stanimire Tomov
article
25th IEEE International Parallel & Distributed Processing Symposium, May 2011, Anchorage, United States. 2011
Accès au texte intégral et bibtex
https://hal.inria.fr/inria-00547614/file/plagma_qr.pdf BibTex

Reports

titre
Towards a Parallel Tile LDL Factorization for Multicore Architectures
auteur
Dulceneia Becker, Mathieu Faverge, Jack J. Dongarra
article
[Research Report] 2011
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00809663/file/ldlt.pdf BibTex
titre
Achieving Numerical Accuracy and High Performance using Recursive Tile LU Factorization
auteur
Jack J. Dongarra, Mathieu Faverge, Hatem Ltaief, Piotr Luszczek
article
[Research Report] 2011
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00809765/file/lawn259.pdf BibTex

2010

Reports

titre
A NUMA Aware Scheduler for a Parallel Sparse Direct Solver
auteur
Mathieu Faverge, Xavier Lacoste, Pierre Ramet
article
[Research Report] RR-7498, INRIA. 2010, pp.22
Accès au texte intégral et bibtex
https://hal.inria.fr/inria-00549827/file/RR-7498.pdf BibTex
titre
Distibuted Dense Numerical Linear Algebra Algorithms on Massively Parallel Architectures: DPLASMA
auteur
George Bosilca, Aurélien Bouteiller, Anthony Danalis, Mathieu Faverge, Azzam Haidar, Thomas Hérault, Jakub Kurzak, Julien Langou, Pierre Lemarinier, Hatem Ltaief, Piotr Luszczek, Asym Yarkhan, Jack J. Dongarra
article
[Research Report] 2010
Accès au texte intégral et bibtex
https://hal.inria.fr/hal-00809712/file/ut-cs-10-660.pdf BibTex

2009

Conference papers

titre
Vers un solveur de systèmes linéaires creux adapté aux machines NUMA
auteur
Mathieu Faverge
article
RenPar’19, Sep 2009, Toulouse, France. 2009
Accès au texte intégral et bibtex
https://hal.inria.fr/inria-00416496/file/renpar09.pdf BibTex
titre
A NUMA Aware Scheduler for a Parallel Sparse Direct Solver
auteur
Mathieu Faverge, Pierre Ramet
article
Workshop on Massively Multiprocessor and Multicore Computers, Feb 2009, Rocquencourt, France. 5p., 2008
Accès au texte intégral et bibtex
https://hal.inria.fr/inria-00416502/file/i3m.pdf BibTex

Theses

titre
Ordonnancement hybride statique-dynamique en algèbre linéaire creuse pour de grands clusters de machines NUMA et multi-cœurs
auteur
Mathieu Faverge
article
Modélisation et simulation. Université Sciences et Technologies – Bordeaux I, 2009. Français
Accès au texte intégral et bibtex
https://tel.archives-ouvertes.fr/tel-00453997/file/these1.pdf BibTex

2008

Conference papers

titre
Dynamic Scheduling for sparse direct Solver on NUMA architectures
auteur
Mathieu Faverge, Pierre Ramet
article
PARA’08, May 2008, Trondheim, Norway. 2008, LNCS
Accès au texte intégral et bibtex
https://hal.inria.fr/inria-00344026/file/para08.pdf BibTex
titre
A NUMA Aware Scheduler for a Parallel Sparse Direct Solver
auteur
Mathieu Faverge, Xavier Lacoste, Pierre Ramet
article
PMAA’08, 2008, Neuchâtel, Switzerland. 2008
Accès au bibtex
BibTex