SAV 2016

Slides and support on CAIRN Private Share (when available / restricted access)

L’objectif du séminaire au vert de l’équipe CAIRN est de faire un point régulier sur les activités de recherche récentes (exposés) et de discuter de prospective scientifique dans un cadre agréable.

Dates : du 29 juin (soir) au 1er (soir) juillet 2016

Lieu : Merdrignac

=============================================
AGENDA
=============================================

Jeudi 30 juin 2016 

9h30 – 10h30 : Olivier Sentieys, bilan et perspectives de Cairn, réponses aux questions des experts du comité d’évaluation

10h30 – 11h00 : Christophe Huriaux, Gem5 in a nutshell

11h00 – 11h30 : Pause

11h30 – 12h00 : Nicolas Estibals, System Level Synthesis for Virtual Memory Enabled Hardware Threads

12h00 – 12h30 : Speed show “PhD 1A + stagiaires Master” (5mn)

  • Audrey Lucas
  • Rafail Psiakis
  • Simon Rokicki
  • Maël Gueguen
  • Hang Wan

14h00 – 14h45 : Jean-Philippe Diguet, CNRS, Lab-STICC, Interfaces de NoCs intelligentes pour des architectures dominées par les transferts de données

14h45 – 15h10 : Gaël Deest, Towards Scalable and Efficient FPGA Stencil Accelerators

15h10 – 15h55 : Daniel Chillet, Cédric Killian, On-Chip Interconnects – Why not photonics?

15h55 – 16h30 : Speed show “PhD 2A/3A” (5mn)

  • Jiating Luo
  • Van Dung Pham
  • Benjamin Barrois
  • Gabriel Gallin
  • Baptiste Roux
  • Xuan-Chien Le

Vendredi 1er juillet 2016

9h00 – 9h45 : Ashraf El-Antably, étude de la migration de tâches dans une architecture multi-tuile – génération automatique d’une solution basée sur des agents

9h45 – 10h30 : François Charot, P erformance models of multicore architectures on FPGAs 10h30 – 11h00 : Pause

11h00 – 11h30 : Imen Fassi, XFOR (Multifor) : une nouvelle structure de programmation pour faciliter la formulation des optimisations efficaces de boucles

11h30 – 12h30 : discussion entre permanents (ouverte à tous ceux qui le souhaitent)

14h00 – 14h30 : Rengarajan Ragavan, Adaptive Overclocking and Error Correction based on Dynamic Speculation Window

14h30 – 16h00 : Démonstrations

  • Zyggie (Mickael)
  • High-rate pulse detector FPGA implementation (Arnaud C.)
  • GEM5 (Christophe)
  • Gecos (Ali)
  • ID.Fix (Nicolas)
  • SDSoC XIlinx (Gaël)